当前位置:首页 > 软文营销

计算机硬件技术基础课后习题.

发布时间:2019-05-27 17:41:20   编辑:移动互联网   阅读次数:

有什么作用? 一个:操作码字段:指示要被执行的操作中,每个指令具有唯一的运算码被确定; 地址代码字段:立即参加计算,存储操作数的寄存器号或一个存储器的操作数的地址存储。如图10所示,基本指令的执行过程分为若干阶段?每个阶段的简要说明完成任务。一个:指令执行分为三个阶段:获取阶段,分析和取和执行阶段。⑴当前取指令从存储器中取出并送到指令寄存器。①程序计数器(PC)是由存储器地址寄存器MAR的地址到地址总线; ②发给存储器读命令; 经由数据的存储器取出指令③寄存器MDR,到数据总线到指令寄存器IR; ④在PC中的内容被递增到取出下一条指令来准备。分析⑵加载指令译码器ID来识别和区分不同类型的指令并获得各种操作数的方法; 无操作数指令执行阶段的旋转; 指令需要读取与操作数的操作数; 和执行一个操作结果⑶存储预定指令完成执行阶段的各种操作,以形成稳定的运算结果,并将其存储起来。第3章,微型计算机,中央处理单元CPU,选择1,英特尔CPU系列下面列出支持MMX技术(DA。 乙。 C。 D。奔腾Ⅱ3,关于二级缓存下面的语句是不正确的(DA。L2CACHE比L1高速缓存大B。L2CACHE设置时代开始于486?。L2缓存减少CPU上引起的运行的最大程度d慢主存储器。L2CACHE设置是解决的不足主存储器4中的问题,以下因素,无关的高速缓存命中率(A)甲。主存储器存取时间B。块尺寸为C。缓存是组织d。Cache容量5,下列现在“MMX”技术和“3D !“技术说法正确的是(d)在。MMX聚焦浮点乙。3D NOW!福克斯C整数运算。MMX技术由AMD公司推出d。3D NOW!主要用于三维建模,三维坐标转换和其他应用程序10中,高速缓存(B)A的内容。主存储器扩展容量乙。它是C的主存储器复制的内容的部分地址。主存储器地址d内容。主存储器部分地址两份,填空1中,具有16位的数据线,所述32位地址空间的物理线路到CPU可访问的(4GB)。如图2所示,CPU所谓的超标量,指的是多个所述ALU,多个FPU的,多个解码器和多个流水线CPU的整合,顺序(并行)处理,以改善的方式表现。5,计算机字

\

根据不同的长度(数据)总线宽度; 三,简答题,决定CPU性能的主要技术参数,?答:①位,字节,字长度和②时钟频率③L1二级高速缓存的容量和速度④CPU扩展指令集的工作电压⑤⑥地址总线,数据总线宽度⑦制造工序2,CPU主频,FSB,倍如何HERTZ?什么是超频?一个:频率=外频×乘数。超频实际使用

\

本文链接:计算机硬件技术基础课后习题.

友情链接: 经文 大悲咒注音 心经唱诵
网站地图
移动互联网版权所有   苏ICP备18043316号